창원대_전기전자회로응용실험 리포트_7.Flip-Flop

예비7.flip-f~p-flop.hwp 파일정보

예비7.flip-flop.hwp
📂 자료구분 : 레포트 (공학기술)
📜 자료분량 : 7 Page
📦 파일크기 : 741 Kb
🔤 파일종류 : hwp

창원대_전기전자회로~.Flip-Flop 자료설명

pspice simulator로 회로결선 + 결과파형
실험 중 일부만이 기재 되어있음을 밝힙니다

창원대_전기전자회로~.Flip-Flop 자료의 목차

본문내용 (예비7.flip-f~p-flop.hwp)

1. 7400 NAND gate를 사용하여 그림 7.1의 S-R flip-flop 회로를 결선하여라. s-r flip-flop 회로에 다음 표와 같은 순서로 input 신호를 인가하고 output를 기록하여라.

2. j-k flip-flop 과 d flip-flop의 진리표를 자세히 살펴보고, 7473 j-k flip-flop과 7400 nand gate ic를 이용하여 d flip-flop을 설계하여라.

3. 실험순서 2에서 설계된 d flip-flop 회로를 결선한 뒤 실험을 통해 다음 표를 완성하여라.

4. 그림 7.7의 7473 data bus 실험회로를 결선하여라. 다음 표의 순서대로 실험을 수행하고, bus Q의 값을 기록하여라.

5. 그림 7.8의 74194 data bus loading 및 shift operation 실험회로를 결선하여라. function generator의 TTLOUT 출력을 1hz 구형파로 선택하여 194 ic의 11번 clock에 인가하여라. 1


  💾 다운받기 (클릭)